您现在的位置:首页 > 新闻中心 > LVDS信号发生器的信号有哪些特点呢?

LVDS信号发生器的信号有哪些特点呢?

  • 发布日期:2022-10-19      浏览次数:467
    •    LVDS信号发生器是专针对电视液晶模组以及TCON板生产测试而研发的一款信号源,该信号源高可输出16Lane V-by-One信号(3840*2160/120Hz)或4通道LVDS信号(1920*1080 120Hz),输出接口带有强大的保护功能,过压、过流、欠压及空载保护,此信号发生器操作仅需3个按键,简单易用。
        LVDS(低压差分信号)的常见特点如下:
        1.高数据率、低功耗
        在LVDS标准中理论极限速率为1.923Gb/s,恒流源模式、低摆幅输出的工作模式决定着LVDS具有高速驱动的能力。LVDS典型的开关电压为350mV,使得在数据提高的同时,功耗得以降低。
        当LVDS的功耗是恒定的,而CMOS收发器的动态功耗是随频率变化而变化的。恒流源模式的驱动设计降低了系统功耗,并极大降低了频率的影响。当速率较低时,虽然CMOS的功耗比LVDS小,但是随着频率的提高,CMOS的功耗将逐渐增加,终需要消耗比LVDS更多的功耗。
        2.低电磁干扰
        电磁干扰有两个来源即芯片内部电荷的加速运动和芯片外线上的传输。芯片产生的电磁干扰取决于器件的频率、输出电压摆动和转换的速率。由于LVDS标准的电压摆动低,而差分信号的极性相反,因此,对外辐射的电磁场可以互相抵消。耦合越紧密,泄放到外界的电磁能量就越少,有效地降低了EMI。一般来说,其产生的电磁干扰小于RS-422、PECL等I/O标准。
        3.端接匹配容易
        终端匹配只需要一只100Ω的电阻跨接在两个差分线对上即可,其他的高速信号除了需要一个50Ω的终端电阻外,还需要1.5V的端接电压Vtt,而SSTL1类连接方式始端需要串接一个25Ω的电阻,终端需要通过一个50Ω电阻接1.5V的Vtt。